CMOS 4027 - Zwei JK-Flipflops

Auswahl nach IC

Auswahl nach Funktion



Beschreibung:
Der CMOS 4027 enthält zwei getrennte JK-Flipflops.

CMOS IC 4027


Anwendung:
Register, Zähler, Steuerschaltungen

Betrieb:
Jedes JK-Flipflop kann getrennt verwendet werden. Es gibt zwei Betriebsarten, getaktet und direkt.

In der getakteten Betriebsart müssen die direkten Set- und Reset-Eingänge auf Low verbleiben. Die Eingänge J- und K entscheiden, wie das Flipflop kippt. Die Daten erscheinen erst, bei einer positive Flanke (LH-Übergang) des Clock-Eingangs. _

Wenn J und K auf Low liegen, bringt der Takt keine Änderung von Q und /Q. Wenn J auf Low und K auf High liegt, setzt der Takt Q auf Low und /Q auf High. Wenn sowohl J als auch K High sind, wechselt der Takt die Zustände von Q und /Q. In der direkten Betriebsart bringt ein positiver Set-Eingang Q auf High und /Q auf Low. Ein positiver Reset-Eingang bringt Q auf Low und /Q auf High. Sind Set als auch Reset gleichzeitig auf High, gehen auch Q und /Q auf High. Dies ist ein "unerlaubter Zustand". Der letzte direkte Eingang, der auf Low geht, bestimmt den endgültigen Zustand der Ausgänge Q und /Q. Das direkte Eingangssignal überschreibt die getakteten Eingänge.

SRClockJKQ/Q
LLLLnochange
LLHLHL
LLLHLH
LLHHQnQ
HLXXXHL
LHXXXLH
HHXXXHH

Technische Daten 5V 10V
Maximale Frequenz 3.0 MHz 8.0 MHz
Stromaufnahme bei 1 MHz 0.4 mA 0.8 mA
Betriebsspannung 3 - 15 V
Max. Betriebsfrequenz 50 Mhz
Temperatur -40 - +85 °C
Pins 16
       (Alle Angaben ohne Gewähr)






<<-- CMOS 4026        CMOS 4028 -->>